2017年7月的文章


ESP8266—SOCKET编程

admin 于 2017-07-30 14:42 发表在 嵌入式开发笔记,5720次阅读,暂无评论

查询网络连接信息:

图片

ESP8266常用命令集合

admin 于 2017-07-29 14:24 发表在 嵌入式开发笔记,2942次阅读,暂无评论

查询网络连接信息:

图片

深入CC3200(4)—GPIO相关函数解析(2)

admin 于 2017-07-28 13:54 发表在 CC3200开发,5953次阅读,暂无评论

GPIO寄存器配置方式:

图片

深入CC3200(4)—GPIO相关函数解析(1)

admin 于 2017-07-27 13:26 发表在 CC3200开发,6106次阅读,暂无评论

确认各参数的方法:

图片

Verilog写一个简单的UART发送模块 推荐

johncheapon 于 2017-07-23 13:05 发表在 FPGA 开发,4435次阅读,暂无评论

UART差不多是最简单的通信协议,非常适合用来练习FPGA编程。

笔者根据UART协议,尝试按照自己的思路去写一个UART发送功能模块,波特率完全固定,无奇偶校验,数据位为固定的8bit。这算是最简单的通信了,但笔者从构思到RTL实现还是花了约两个小时才完成。

状态机(FSM)在verilogHDL数字逻辑设计中用的很多,但笔者采用了便于理解的计数器的方式,其核心部分无非是一个比特计数器和一个帧计数器,其余的逻辑所做的就是在适当的时刻控制它们增减,非常容易读懂。

这个模块笔者已在FPGA中完成验证,在SecureCRT或MiniCom中能打印"HELLO"

FRAM读写模块设计与仿真-Verilog实现 推荐

johncheapon 于 2017-07-17 16:18 发表在 FPGA 开发,4108次阅读,1条评论

本文以赛普拉斯公司的FM16W08为例,用VerilogHDL语言设计了一个FRAM读写模块,并成功在Modelsim环境中进行了单字节的读写验证。

blob.png